Skip to content

Commit e2b8f6c

Browse files
committed
update snaps
1 parent 7408bce commit e2b8f6c

File tree

161 files changed

+3388
-3483
lines changed

Some content is hidden

Large Commits have some content hidden by default. Use the searchbox below for content that may be hidden.

161 files changed

+3388
-3483
lines changed

hugr-llvm/src/emit/ops/snapshots/hugr_llvm__emit__ops__cfg__test__diverse_outputs@[email protected]

Lines changed: 38 additions & 38 deletions
Original file line numberDiff line numberDiff line change
@@ -21,71 +21,71 @@ alloca_block:
2121
br label %entry_block
2222

2323
entry_block: ; preds = %alloca_block
24-
store i8 %0, i8* %"2_0", align 1
25-
store i8 %1, i8* %"2_1", align 1
26-
%"2_01" = load i8, i8* %"2_0", align 1
27-
%"2_12" = load i8, i8* %"2_1", align 1
28-
store i8 %"2_01", i8* %"7_0", align 1
29-
store i8 %"2_12", i8* %"7_1", align 1
24+
store i8 %0, ptr %"2_0", align 1
25+
store i8 %1, ptr %"2_1", align 1
26+
%"2_01" = load i8, ptr %"2_0", align 1
27+
%"2_12" = load i8, ptr %"2_1", align 1
28+
store i8 %"2_01", ptr %"7_0", align 1
29+
store i8 %"2_12", ptr %"7_1", align 1
3030
br label %2
3131

3232
2: ; preds = %11, %entry_block
33-
%"7_04" = load i8, i8* %"7_0", align 1
34-
%"7_15" = load i8, i8* %"7_1", align 1
35-
store i8 %"7_04", i8* %"7_0", align 1
36-
store i8 %"7_15", i8* %"7_1", align 1
37-
%"7_06" = load i8, i8* %"7_0", align 1
38-
%"7_17" = load i8, i8* %"7_1", align 1
33+
%"7_04" = load i8, ptr %"7_0", align 1
34+
%"7_15" = load i8, ptr %"7_1", align 1
35+
store i8 %"7_04", ptr %"7_0", align 1
36+
store i8 %"7_15", ptr %"7_1", align 1
37+
%"7_06" = load i8, ptr %"7_0", align 1
38+
%"7_17" = load i8, ptr %"7_1", align 1
3939
%3 = insertvalue { i8, i8 } poison, i8 %"7_06", 0
4040
%4 = insertvalue { i8, i8 } %3, i8 %"7_17", 1
41-
store { i8, i8 } %4, { i8, i8 }* %"9_0", align 1
42-
%"9_08" = load { i8, i8 }, { i8, i8 }* %"9_0", align 1
43-
store { i8, i8 } %"9_08", { i8, i8 }* %"9_0", align 1
44-
%"9_09" = load { i8, i8 }, { i8, i8 }* %"9_0", align 1
41+
store { i8, i8 } %4, ptr %"9_0", align 1
42+
%"9_08" = load { i8, i8 }, ptr %"9_0", align 1
43+
store { i8, i8 } %"9_08", ptr %"9_0", align 1
44+
%"9_09" = load { i8, i8 }, ptr %"9_0", align 1
4545
switch i1 false, label %5 [
4646
]
4747

4848
5: ; preds = %2
4949
%6 = extractvalue { i8, i8 } %"9_09", 0
5050
%7 = extractvalue { i8, i8 } %"9_09", 1
51-
store i8 %6, i8* %"11_0", align 1
52-
store i8 %7, i8* %"11_1", align 1
51+
store i8 %6, ptr %"11_0", align 1
52+
store i8 %7, ptr %"11_1", align 1
5353
br label %8
5454

5555
8: ; preds = %5
56-
%"11_011" = load i8, i8* %"11_0", align 1
57-
%"11_112" = load i8, i8* %"11_1", align 1
58-
store i8 %"11_011", i8* %"11_0", align 1
59-
store i8 %"11_112", i8* %"11_1", align 1
60-
%"11_013" = load i8, i8* %"11_0", align 1
56+
%"11_011" = load i8, ptr %"11_0", align 1
57+
%"11_112" = load i8, ptr %"11_1", align 1
58+
store i8 %"11_011", ptr %"11_0", align 1
59+
store i8 %"11_112", ptr %"11_1", align 1
60+
%"11_013" = load i8, ptr %"11_0", align 1
6161
%9 = insertvalue { i1, i8 } { i1 false, i8 poison }, i8 %"11_013", 1
62-
store { i1, i8 } %9, { i1, i8 }* %"13_0", align 1
63-
%"13_014" = load { i1, i8 }, { i1, i8 }* %"13_0", align 1
64-
%"11_115" = load i8, i8* %"11_1", align 1
65-
store { i1, i8 } %"13_014", { i1, i8 }* %"13_0", align 1
66-
store i8 %"11_115", i8* %"11_1", align 1
67-
%"13_016" = load { i1, i8 }, { i1, i8 }* %"13_0", align 1
68-
%"11_117" = load i8, i8* %"11_1", align 1
62+
store { i1, i8 } %9, ptr %"13_0", align 1
63+
%"13_014" = load { i1, i8 }, ptr %"13_0", align 1
64+
%"11_115" = load i8, ptr %"11_1", align 1
65+
store { i1, i8 } %"13_014", ptr %"13_0", align 1
66+
store i8 %"11_115", ptr %"11_1", align 1
67+
%"13_016" = load { i1, i8 }, ptr %"13_0", align 1
68+
%"11_117" = load i8, ptr %"11_1", align 1
6969
%10 = extractvalue { i1, i8 } %"13_016", 0
7070
switch i1 %10, label %11 [
7171
i1 true, label %13
7272
]
7373

7474
11: ; preds = %8
7575
%12 = extractvalue { i1, i8 } %"13_016", 1
76-
store i8 %12, i8* %"7_0", align 1
77-
store i8 %"11_117", i8* %"7_1", align 1
76+
store i8 %12, ptr %"7_0", align 1
77+
store i8 %"11_117", ptr %"7_1", align 1
7878
br label %2
7979

8080
13: ; preds = %8
81-
store i8 %"11_117", i8* %"03", align 1
81+
store i8 %"11_117", ptr %"03", align 1
8282
br label %14
8383

8484
14: ; preds = %13
85-
%"010" = load i8, i8* %"03", align 1
86-
store i8 %"010", i8* %"4_0", align 1
87-
%"4_018" = load i8, i8* %"4_0", align 1
88-
store i8 %"4_018", i8* %"0", align 1
89-
%"019" = load i8, i8* %"0", align 1
85+
%"010" = load i8, ptr %"03", align 1
86+
store i8 %"010", ptr %"4_0", align 1
87+
%"4_018" = load i8, ptr %"4_0", align 1
88+
store i8 %"4_018", ptr %"0", align 1
89+
%"019" = load i8, ptr %"0", align 1
9090
ret i8 %"019"
9191
}

hugr-llvm/src/emit/ops/snapshots/hugr_llvm__emit__ops__cfg__test__nested@[email protected]

Lines changed: 63 additions & 63 deletions
Original file line numberDiff line numberDiff line change
@@ -24,64 +24,64 @@ alloca_block:
2424
br label %entry_block
2525

2626
entry_block: ; preds = %alloca_block
27-
store {} undef, {}* %"5_0", align 1
28-
store i2 %0, i2* %"2_0", align 1
29-
store i1 %1, i1* %"2_1", align 1
30-
%"2_01" = load i2, i2* %"2_0", align 1
31-
%"2_12" = load i1, i1* %"2_1", align 1
32-
store i2 %"2_01", i2* %"9_0", align 1
33-
store i1 %"2_12", i1* %"9_1", align 1
27+
store {} undef, ptr %"5_0", align 1
28+
store i2 %0, ptr %"2_0", align 1
29+
store i1 %1, ptr %"2_1", align 1
30+
%"2_01" = load i2, ptr %"2_0", align 1
31+
%"2_12" = load i1, ptr %"2_1", align 1
32+
store i2 %"2_01", ptr %"9_0", align 1
33+
store i1 %"2_12", ptr %"9_1", align 1
3434
br label %2
3535

3636
2: ; preds = %entry_block
37-
%"9_04" = load i2, i2* %"9_0", align 1
38-
%"9_15" = load i1, i1* %"9_1", align 1
39-
store i2 %"9_04", i2* %"9_0", align 1
40-
store i1 %"9_15", i1* %"9_1", align 1
37+
%"9_04" = load i2, ptr %"9_0", align 1
38+
%"9_15" = load i1, ptr %"9_1", align 1
39+
store i2 %"9_04", ptr %"9_0", align 1
40+
store i1 %"9_15", ptr %"9_1", align 1
4141
br label %8
4242

4343
3: ; preds = %19
44-
store i1 true, i1* %"39_0", align 1
45-
%"5_025" = load {}, {}* %"5_0", align 1
46-
%"39_026" = load i1, i1* %"39_0", align 1
47-
store {} %"5_025", {}* %"5_0", align 1
48-
store i1 %"39_026", i1* %"39_0", align 1
49-
%"5_027" = load {}, {}* %"5_0", align 1
50-
%"39_028" = load i1, i1* %"39_0", align 1
44+
store i1 true, ptr %"39_0", align 1
45+
%"5_025" = load {}, ptr %"5_0", align 1
46+
%"39_026" = load i1, ptr %"39_0", align 1
47+
store {} %"5_025", ptr %"5_0", align 1
48+
store i1 %"39_026", ptr %"39_0", align 1
49+
%"5_027" = load {}, ptr %"5_0", align 1
50+
%"39_028" = load i1, ptr %"39_0", align 1
5151
switch i1 false, label %4 [
5252
]
5353

5454
4: ; preds = %3
55-
store i1 %"39_028", i1* %"03", align 1
55+
store i1 %"39_028", ptr %"03", align 1
5656
br label %7
5757

5858
5: ; preds = %20
59-
store i1 false, i1* %"44_0", align 1
60-
%"5_029" = load {}, {}* %"5_0", align 1
61-
%"44_030" = load i1, i1* %"44_0", align 1
62-
store {} %"5_029", {}* %"5_0", align 1
63-
store i1 %"44_030", i1* %"44_0", align 1
64-
%"5_031" = load {}, {}* %"5_0", align 1
65-
%"44_032" = load i1, i1* %"44_0", align 1
59+
store i1 false, ptr %"44_0", align 1
60+
%"5_029" = load {}, ptr %"5_0", align 1
61+
%"44_030" = load i1, ptr %"44_0", align 1
62+
store {} %"5_029", ptr %"5_0", align 1
63+
store i1 %"44_030", ptr %"44_0", align 1
64+
%"5_031" = load {}, ptr %"5_0", align 1
65+
%"44_032" = load i1, ptr %"44_0", align 1
6666
switch i1 false, label %6 [
6767
]
6868

6969
6: ; preds = %5
70-
store i1 %"44_032", i1* %"03", align 1
70+
store i1 %"44_032", ptr %"03", align 1
7171
br label %7
7272

7373
7: ; preds = %6, %4
74-
%"024" = load i1, i1* %"03", align 1
75-
store i1 %"024", i1* %"6_0", align 1
76-
%"6_033" = load i1, i1* %"6_0", align 1
77-
store i1 %"6_033", i1* %"0", align 1
78-
%"034" = load i1, i1* %"0", align 1
74+
%"024" = load i1, ptr %"03", align 1
75+
store i1 %"024", ptr %"6_0", align 1
76+
%"6_033" = load i1, ptr %"6_0", align 1
77+
store i1 %"6_033", ptr %"0", align 1
78+
%"034" = load i1, ptr %"0", align 1
7979
ret i1 %"034"
8080

8181
8: ; preds = %2
82-
%"9_07" = load i2, i2* %"9_0", align 1
83-
store i2 %"9_07", i2* %"9_0", align 1
84-
%"9_08" = load i2, i2* %"9_0", align 1
82+
%"9_07" = load i2, ptr %"9_0", align 1
83+
store i2 %"9_07", ptr %"9_0", align 1
84+
%"9_08" = load i2, ptr %"9_0", align 1
8585
switch i2 %"9_08", label %9 [
8686
i2 1, label %10
8787
i2 -2, label %11
@@ -97,55 +97,55 @@ entry_block: ; preds = %alloca_block
9797
br label %16
9898

9999
12: ; preds = %9
100-
store i1 true, i1* %"20_0", align 1
101-
%"5_010" = load {}, {}* %"5_0", align 1
102-
%"20_011" = load i1, i1* %"20_0", align 1
103-
store {} %"5_010", {}* %"5_0", align 1
104-
store i1 %"20_011", i1* %"20_0", align 1
105-
%"5_012" = load {}, {}* %"5_0", align 1
106-
%"20_013" = load i1, i1* %"20_0", align 1
100+
store i1 true, ptr %"20_0", align 1
101+
%"5_010" = load {}, ptr %"5_0", align 1
102+
%"20_011" = load i1, ptr %"20_0", align 1
103+
store {} %"5_010", ptr %"5_0", align 1
104+
store i1 %"20_011", ptr %"20_0", align 1
105+
%"5_012" = load {}, ptr %"5_0", align 1
106+
%"20_013" = load i1, ptr %"20_0", align 1
107107
switch i1 false, label %13 [
108108
]
109109

110110
13: ; preds = %12
111-
store i1 %"20_013", i1* %"06", align 1
111+
store i1 %"20_013", ptr %"06", align 1
112112
br label %18
113113

114114
14: ; preds = %10
115-
store i1 false, i1* %"25_0", align 1
116-
%"5_014" = load {}, {}* %"5_0", align 1
117-
%"25_015" = load i1, i1* %"25_0", align 1
118-
store {} %"5_014", {}* %"5_0", align 1
119-
store i1 %"25_015", i1* %"25_0", align 1
120-
%"5_016" = load {}, {}* %"5_0", align 1
121-
%"25_017" = load i1, i1* %"25_0", align 1
115+
store i1 false, ptr %"25_0", align 1
116+
%"5_014" = load {}, ptr %"5_0", align 1
117+
%"25_015" = load i1, ptr %"25_0", align 1
118+
store {} %"5_014", ptr %"5_0", align 1
119+
store i1 %"25_015", ptr %"25_0", align 1
120+
%"5_016" = load {}, ptr %"5_0", align 1
121+
%"25_017" = load i1, ptr %"25_0", align 1
122122
switch i1 false, label %15 [
123123
]
124124

125125
15: ; preds = %14
126-
store i1 %"25_017", i1* %"06", align 1
126+
store i1 %"25_017", ptr %"06", align 1
127127
br label %18
128128

129129
16: ; preds = %11
130-
%"5_018" = load {}, {}* %"5_0", align 1
131-
%"9_119" = load i1, i1* %"9_1", align 1
132-
store {} %"5_018", {}* %"5_0", align 1
133-
store i1 %"9_119", i1* %"9_1", align 1
134-
%"5_020" = load {}, {}* %"5_0", align 1
135-
%"9_121" = load i1, i1* %"9_1", align 1
130+
%"5_018" = load {}, ptr %"5_0", align 1
131+
%"9_119" = load i1, ptr %"9_1", align 1
132+
store {} %"5_018", ptr %"5_0", align 1
133+
store i1 %"9_119", ptr %"9_1", align 1
134+
%"5_020" = load {}, ptr %"5_0", align 1
135+
%"9_121" = load i1, ptr %"9_1", align 1
136136
switch i1 false, label %17 [
137137
]
138138

139139
17: ; preds = %16
140-
store i1 %"9_121", i1* %"06", align 1
140+
store i1 %"9_121", ptr %"06", align 1
141141
br label %18
142142

143143
18: ; preds = %17, %15, %13
144-
%"09" = load i1, i1* %"06", align 1
145-
store i1 %"09", i1* %"11_0", align 1
146-
%"11_022" = load i1, i1* %"11_0", align 1
147-
store i1 %"11_022", i1* %"11_0", align 1
148-
%"11_023" = load i1, i1* %"11_0", align 1
144+
%"09" = load i1, ptr %"06", align 1
145+
store i1 %"09", ptr %"11_0", align 1
146+
%"11_022" = load i1, ptr %"11_0", align 1
147+
store i1 %"11_022", ptr %"11_0", align 1
148+
%"11_023" = load i1, ptr %"11_0", align 1
149149
switch i1 %"11_023", label %19 [
150150
i1 true, label %20
151151
]

hugr-llvm/src/emit/snapshots/hugr_llvm__emit__test__test_fns__diverse_cfg_children@[email protected]

Lines changed: 14 additions & 14 deletions
Original file line numberDiff line numberDiff line change
@@ -18,26 +18,26 @@ entry_block: ; preds = %alloca_block
1818
br label %0
1919

2020
0: ; preds = %entry_block
21-
store i1 false, i1* %"12_0", align 1
22-
store {} undef, {}* %"11_0", align 1
23-
%"11_02" = load {}, {}* %"11_0", align 1
24-
%"12_03" = load i1, i1* %"12_0", align 1
25-
store {} %"11_02", {}* %"11_0", align 1
26-
store i1 %"12_03", i1* %"12_0", align 1
27-
%"11_04" = load {}, {}* %"11_0", align 1
28-
%"12_05" = load i1, i1* %"12_0", align 1
21+
store i1 false, ptr %"12_0", align 1
22+
store {} undef, ptr %"11_0", align 1
23+
%"11_02" = load {}, ptr %"11_0", align 1
24+
%"12_03" = load i1, ptr %"12_0", align 1
25+
store {} %"11_02", ptr %"11_0", align 1
26+
store i1 %"12_03", ptr %"12_0", align 1
27+
%"11_04" = load {}, ptr %"11_0", align 1
28+
%"12_05" = load i1, ptr %"12_0", align 1
2929
switch i1 false, label %1 [
3030
]
3131

3232
1: ; preds = %0
33-
store i1 %"12_05", i1* %"01", align 1
33+
store i1 %"12_05", ptr %"01", align 1
3434
br label %2
3535

3636
2: ; preds = %1
37-
%"06" = load i1, i1* %"01", align 1
38-
store i1 %"06", i1* %"4_0", align 1
39-
%"4_07" = load i1, i1* %"4_0", align 1
40-
store i1 %"4_07", i1* %"0", align 1
41-
%"08" = load i1, i1* %"0", align 1
37+
%"06" = load i1, ptr %"01", align 1
38+
store i1 %"06", ptr %"4_0", align 1
39+
%"4_07" = load i1, ptr %"4_0", align 1
40+
store i1 %"4_07", ptr %"0", align 1
41+
%"08" = load i1, ptr %"0", align 1
4242
ret i1 %"08"
4343
}

hugr-llvm/src/emit/snapshots/[email protected]

Lines changed: 1 addition & 1 deletion
Original file line numberDiff line numberDiff line change
@@ -31,7 +31,7 @@ entry_block: ; preds = %alloca_block
3131
%2 = call { i1, i1 } @_hl.main_binary.9(i1 %0, i1 %1)
3232
%3 = extractvalue { i1, i1 } %2, 0
3333
%4 = extractvalue { i1, i1 } %2, 1
34-
%mrv = insertvalue { i1, i1 } undef, i1 %3, 0
34+
%mrv = insertvalue { i1, i1 } poison, i1 %3, 0
3535
%mrv7 = insertvalue { i1, i1 } %mrv, i1 %4, 1
3636
ret { i1, i1 } %mrv7
3737
}

hugr-llvm/src/emit/snapshots/hugr_llvm__emit__test__test_fns__emit_hugr_call@[email protected]

Lines changed: 19 additions & 19 deletions
Original file line numberDiff line numberDiff line change
@@ -22,13 +22,13 @@ alloca_block:
2222
br label %entry_block
2323

2424
entry_block: ; preds = %alloca_block
25-
store i1 %0, i1* %"6_0", align 1
26-
%"6_01" = load i1, i1* %"6_0", align 1
25+
store i1 %0, ptr %"6_0", align 1
26+
%"6_01" = load i1, ptr %"6_0", align 1
2727
%1 = call i1 @_hl.main_unary.5(i1 %"6_01")
28-
store i1 %1, i1* %"8_0", align 1
29-
%"8_02" = load i1, i1* %"8_0", align 1
30-
store i1 %"8_02", i1* %"0", align 1
31-
%"03" = load i1, i1* %"0", align 1
28+
store i1 %1, ptr %"8_0", align 1
29+
%"8_02" = load i1, ptr %"8_0", align 1
30+
store i1 %"8_02", ptr %"0", align 1
31+
%"03" = load i1, ptr %"0", align 1
3232
ret i1 %"03"
3333
}
3434

@@ -43,22 +43,22 @@ alloca_block:
4343
br label %entry_block
4444

4545
entry_block: ; preds = %alloca_block
46-
store i1 %0, i1* %"10_0", align 1
47-
store i1 %1, i1* %"10_1", align 1
48-
%"10_01" = load i1, i1* %"10_0", align 1
49-
%"10_12" = load i1, i1* %"10_1", align 1
46+
store i1 %0, ptr %"10_0", align 1
47+
store i1 %1, ptr %"10_1", align 1
48+
%"10_01" = load i1, ptr %"10_0", align 1
49+
%"10_12" = load i1, ptr %"10_1", align 1
5050
%2 = call { i1, i1 } @_hl.main_binary.9(i1 %"10_01", i1 %"10_12")
5151
%3 = extractvalue { i1, i1 } %2, 0
5252
%4 = extractvalue { i1, i1 } %2, 1
53-
store i1 %3, i1* %"12_0", align 1
54-
store i1 %4, i1* %"12_1", align 1
55-
%"12_03" = load i1, i1* %"12_0", align 1
56-
%"12_14" = load i1, i1* %"12_1", align 1
57-
store i1 %"12_03", i1* %"0", align 1
58-
store i1 %"12_14", i1* %"1", align 1
59-
%"05" = load i1, i1* %"0", align 1
60-
%"16" = load i1, i1* %"1", align 1
61-
%mrv = insertvalue { i1, i1 } undef, i1 %"05", 0
53+
store i1 %3, ptr %"12_0", align 1
54+
store i1 %4, ptr %"12_1", align 1
55+
%"12_03" = load i1, ptr %"12_0", align 1
56+
%"12_14" = load i1, ptr %"12_1", align 1
57+
store i1 %"12_03", ptr %"0", align 1
58+
store i1 %"12_14", ptr %"1", align 1
59+
%"05" = load i1, ptr %"0", align 1
60+
%"16" = load i1, ptr %"1", align 1
61+
%mrv = insertvalue { i1, i1 } poison, i1 %"05", 0
6262
%mrv7 = insertvalue { i1, i1 } %mrv, i1 %"16", 1
6363
ret { i1, i1 } %mrv7
6464
}

0 commit comments

Comments
 (0)